Relatorio 3 Castanho
Turma 3.a Feira 14:00 horas
Professor José Eduardo Castanho
Relatório 3
Flip-Flop D
3.1 - O FLIP-FLOP D
B) Complete a tabela verdade (Tabela 2), acionando os comutadores das entradas e verificando os estados de L0 e L1 e comparando com a Tabela 1.
C) Complete o seguinte diagrama de tempos de acordo com os resultados da seção anterior.
D) Elabore a simulação do comportamento do circuito no simulador da Altera e compare o comportamento da prática com a simulação. Mostre o resultado obtido graficamente.
Os resultados da simulação foram de acordo com os testes na placa DE1.
E) Comente os parâmeros de tempo de atraso de propagação típicos em um Flip-Flop tipo D.
Quais são esses parâmetros e como são definidos?
Os parmâmetros são os pulsos de clock, os sinais somente são transmitidos ao utilizar o clock.
3.2 - DIVISORES DE FREQUÊNCIA
A) Monte o seguinte circuito, que representa um divisor de freqüências por dois:
B) Complete o seguinte diagrama de tempos:
C) Construa o seguinte divisor de freqüências por quatro:
F) Verifique quantos pulsos (transições de “0” a “1”) são necessários para L0 mude de estado.
Resposta: 1
G) A seguir complete a tabela verdade correspondente ao funcionamento do circuito:
H) Complete o diagrama de tempos da figura considerando o divisor de frequência por 4.
J) Desenhe o diagrama de um divisor/contador por 10 de frequência, empregando FF-D como mostrado no diagrama da figura 7. Use o display de 7 segmentos da placa DE1 e o circuito de decodificação fornecido para mostrar o resultado da contagem de pulsos na saída dos flip-flops.