Engenheiro
Sumário
INTRODUÇÃO ................................................................................................................................ 3 PROCEDIMENTO EXPERIMENTAL .................................................................................................. 3 CICLO DA MAQUINA.................................................................................................................. 3 O PROJETO ................................................................................................................................ 3 PARTE 1 ..................................................................................................................................... 4 CIRCUTIO DA MAQUINA DE ESTADO ........................................................................................ 5 PARTE 2 ..................................................................................................................................... 6 CIRCUITO DA MAQUINA DE ESTADO ........................................................................................ 7 CONCLUSÃO .................................................................................................................................. 8
INTRODUÇÃO
Lab. Eletrônica Digital II
A máquina de estados montada consiste num contador cíclico ascendente com uma linha de entrada “x”, que seleciona a maneira da máquina contar, mostrada pela saída de três bits, “z”. Quando “x” tem nível lógico baixo, a saída apresenta valores iguais a n! para todo n³ ou seja, evolui assim: (1, 1, 2, 6, 1, ...) e quando “x” tem nível lógico 0 e n!> (-CFG)(BF)(DE) PARA Z1=(ABDE) PARA Z2=(CDE-)=>>(CE)(DE)
x y2y1y0
C E B F A D G
000 001 011 010 110 111 101 111
0 101 010 000 100 --011 111 111
1 101 010 000 100 --011 111 111
Z2 Z1 Z0 101 110 011 001 --010 111 001
-04-
Lab. Eletrônica Digital II
E os m apas_K ficam:
y2
y1
y0
1 0 0 1 0 1 1
1 0 0 1 0 1 1