Parte 1 Espaçonave
Bloco Decodificador Bin_7seg
Bloco Decodificador Bin_7seg
Este artigo será um exemplo em modo esquemático de um circuito combinacional no software Quartus® II, utilizando apenas componentes primitivos do mesmo. A simulação será feita pelo modo interativo no ModelSim®-Altera.
Neste projeto será utilizado:
1x Módulo CPLD_7064;
1x Placa de Chaves;
1x Placa de Display de Sete Segmentos de anodo comum.
Portas Lógicas Portas Lógicas "OU" e Saídas do Projeto
Depois de estruturar todo projeto, faça uma Análise e Síntese do mesmo para poder simulá-lo, além do programa procurar algum erro ou aviso no esquemático. Se não ocorreu nenhum equívoco na implementação do projeto, apenas dois avisos (warnings) serão encontrados: compilação paralela e da porta lógica "E" respectiva à combinação "oito" não usada. Os mesmos podem ser vistos
Entradas do Projeto
Feito isso, posicione dezesseis portas lógicas "E" de quatro entradas (and4), para todas combinações indicadas na Tabela 2, e nomeie seus terminais como ilustrado na Figura .
Portas Lógicas Portas Lógicas "E"
Finalmente posicione sete portas "OU", para cada segmento, sendo quatro portas lógicas de seis entradas (or6) e outras três portas lógicas de quatro entradas (or4). Adicione também as saídas (output) do projeto, nomeando seus terminais, juntamente com o das portas lógicas, como ilustrado na Figura .
Note que os segmentos " d " e " f " possuem cinco variáveis, porém não há porta lógica "OU" com cinco entradas nos componentes primitivos do Quartus® II. Por isso, na implementação lógica desses segmentos, usamos portas lógicas "OU" com seis entradas e "aterramos" uma