ACADEMICO
Na arquitetura RISC a quantidade de instruções é menor e somente execuções da espécie Load/Store fazem o acesso a memória o que ocasiona uma diminuição dos ciclos, isto é, as instruções demoram um ciclo. Suas instruções são realizadas de forma direta no hardware sem o uso do interpretador ou o auxílio de microprogramas. A arquitetura RISC é composta por um agrupamento de instruções de caráter simples que tem uma só dimensão e apenas uma só forma de serem processadas, a RISC utiliza maior quantidade de registradores e invoca suas ações diretamente no processador. A arquitetura RISC é fortemente pipelined e isso garante uma alta velocidade, pois atingem um melhor desempenho do que a Arquitetura CISC entre duas a quatro vezes mais. A CPU usa um espaço menor no circuito integrado devido ao seu hardware simples. Contudo o desempenho do RISC tem relação imediata com as instruções de programa feitas por aquele que programou os dados a serem processados pelo computador. No caso de uma codificação mal feita a CPU consumirá um tempo excessivo no processamento do programa. Devido ao projeto mais rápido no qual exige um sistema de armazenamento de dados e instruções ágeis para nutrir a execução de seus programas essa arquitetura manifesta uma quantia exagerada de volume de dados temporários.
ARQUITETURA CISC – CARACTERÍSTICAS, VANTAGENS E DESVANTAGENS
Na arquitetura CISC as instruções são complexas e de alto nível gastando vários ciclos e qualquer espécie de execução pode acessar a memória o que ocasiona um aumento dos ciclos, isto é, as instruções necessitam de um grande nímero de ciclos para serem processadas. Suas instruções são realizadas pelo microprograma. A arquitetura CISC é composta por várias instruções com diversidade de modos de endereçamento e pequena quantidade de registradores de dados no processador e o microprograma é que exerce o controle de suas execuções. A RISC invoca ações com