Dispositivos Biestaveis
Eletrônica Digital
Cap. VII
por F.C.C. De Castro
Capítulo VII
Elementos de Memória
1 Introdução
Neste capítulo estudaremos dispositivos lógicos com dois estados estáveis, o estado SET e o estado RESET. Por isto, tais dispositivos são denominados dispositivos biestáveis.
Uma vez que estes dispositivos são capazes de reter indefinidamente o seu estado (SET ou RESET), eles são usados como elementos de armazenamento de informação. Informalmente, dispositivos biestáveis “memorizam” o seu estado. Estudaremos dois tipos de dispositivos biestáveis: o latch e o flip-flop. A diferença entre um latch e um flip-flop é a maneira como ocorre a troca de estado: •
Um flip-flop muda seu estado por ação de um pulso de disparo, denominado de clock. Por este motivo, um flip-flop é caracterizado como um dispositivo biestável síncrono, porque somente muda de estado em sincronismo com a ocorrência do pulso de clock.
•
Um latch , por sua vez, é caracterizado como um dispositivo biestável assíncrono, porque muda de estado sem necessidade de sincronismo com um trem de pulsos de controle (pulsos de clock).
2 O latch S-R
•A
Figura 1 mostra o diagrama lógico de um latch implementado com portas NAND:
S-R (SET-RESET)
Figura 1: Diagrama lógico de um latch S-R implementado com portas NAND.
O latch possui duas entradas , ( SET e valor lógico das saídas
RESET ) e duas saídas ( Q e Q ). O
Q e Q definem o estado (SET ou RESET) do latch.
1
PUCRS – Faculdade de Engenharia Elétrica – Departamento de Engenharia Elétrica
Eletrônica Digital
Cap. VII
por F.C.C. De Castro
•
Ao fazermos
SET = 0 e RESET = 1 , as saídas resultam nos valores
lógicos Q = 1 e Q = 0 . Nesta situação o latch é dito estar no estado SET, conforme mostrado na Figura 2:
Figura 2: Colocando um latch S-R (NAND) no estado SET.
• Note que se SET = 1 e
RESET = 1 , o latch mantém o estado atual. Por
exemplo, para o latch no estado SET