circuitos logicos
Abstract: The circuit is intended to display 7-segment display for alphanumeric characters according to the input binary code, this code is generated by three sensors which produced after passed through a conditioning circuit voltage to decrease the voltage to 12V 5V to finally serve as input to the logic circuit.
Palavras Chave: Portas lógicas, Tratamento de sinais, mapas de Karnaugh .
I. introdução
O trabalho foi desenvolver um circuito no qual deveria ser mostrada uma palavra em um display de sete segmentos.
A palavra deveria ter oito caracteres, então decidimos que a palavra escolhida seria SJC-2014. Após isso foram realizados procedimentos para desenvolver a lógica para dar continuidade no trabalho, o método utilizado foi o mapa de Kaurnaugh, o qual foi ensinado em sala de aula. Com o mapa de Kaurnaugh obtivemos a álgebra booleana e com isso definimos os tipos e quantidades de portas lógicas para o desenvolvimento desse trabalho.
A tensão de entrada tem 12 v e devendo sair 5 v para o funcionamento do sistema.
Assim colocamos em prática os conhecimentos adquiridos em sala de aula foi uma maneira de testar a capacidade do aluno de poder resolver problemas ou situações que com toda certeza irão se deparar em sua carreira. Esse trabalho reuniu em uma só atividade algumas competências como aceitação de desafios, trabalho em equipe e criatividade, o trabalho sobre pressão também foi um obstáculo a ser vencido, já que tivemos que gerenciar o prazo de entrega com os estudos e as avaliações.
II. Metodologia
A metodologia utilizada foi a Conversão de Bases Numéricas, no qual foram convertidos sinais binários interpretados