sistemas digitais
Análise de erro em avaliação de sistemas digitais: uma questão com lógica AND e flip-flop
Error analysis in evaluation of digital systems: a question with logic AND and flip-flop
Maria Luisa Perdigão Diz Ramos mlperdigao@yahoo.com.br Edda Curi edda.curi@cruzeirodosul.edu.br Resumo
Este artigo tem como objetivo classificar, analisar e discutir erros cometidos em uma questão sobre lógica AND e flip-flop. A metodologia de pesquisa usada foi análise de conteúdo da produção escrita dessa questão, através de categorização dos erros. Essa questão faz parte de uma avaliação composta de cinco questões abertas, aplicada a
41 alunos do 1º ano do curso técnico de uma escola pública de MG. Com o resultado, foi possível constatar que a maioria dos alunos compreende que o flip-flop J-K possui entradas que operam de forma sincronizada, alterando a saída somente na transição do clock. Mas, ao analisarem as saídas das portas AND, que se encontram conectadas ao flip-flop, levaram em consideração, incorretamente, que elas são disparadas na transição do clock e não na mudança de nível das entradas.
Palavras-chave: Lógica AND. Flip-flop. Erros.
Abstract
This article aims to classify, analyze and discuss errors made in a question of logic AND and flip-flop. The research methodology used was content analysis of the written production of this question, through categorization of errors. This question is part of an evaluation consisting of five open questions, applied to 41 students in their 1st year of a technical course in a public school of Minas Gerais-Brazil. With the result, it was found that most students understand that the J-K flip-flop has inputs that operate synchronized manner, changing the output only on the clock edge. However, when analyzing the outputs from AND gates, which are connected to the flip-flop, it was taken into consideration, incorrectly, that they are triggered on the clock edge