Simulação quartus ii
2
File > New Project Wizard
3
Next
4
Diretório: \vhdl Nome: exemplo
5
Sim
6
Next
7
Finish
8
9
10
File > New
11
VHDL File
12
Escreva o código Em VHDL
13
É bom lembrar que o nome da entidade tem que ser o mesmo nome do projeto
MUX 4:1 em VHDL Entradas: i0, i1, i2 e i3 Seleções: sel1 e sel2 Saída: s0
14
Agora vamos simular!
15
Processing > Start Compilation
16
Sim
17
Salvar
18
Espere a compilação e OK
19
File > New
20
Vector Waveform File
21
2 clicks aqui Para abrir a pinagem
22
OK
23
Pins: All
24
25
26
27
CRLT + SHIFT + ESPAÇO PARA DIMINUIR O ZOOM
28
29
Selecione as entradas Click com direito > Grouping > Group
30
Group Name: entrada
31
Selecione o grupo entrada Click com direito > Value > Count Value Para gerar um contador binário no grupo
32
OK
33
Veja a contagem!
34
Abra o grupo para ver em binário
35
Selecione as seleções Click com direito > Grouping > Group
36
Group Name: select
37
Selecione o grupo select Click com direito > Value > Count Value Para gerar um contador binário no grupo
38
OK
39
Agora vamos simular com as entradas e Seleções que colocamos!
E ver a saída S0
40
Processing > Simulator Tool
41
Simulation mode: Functional Depois click em: Generate Functional Simulation Netlist
42
Espere a simulação e OK
43
Agora, Start
44
OK e Open
45
Sim
46
Olhe a saída S0! E confira se é o esperado.
47
Fim!
48