SISTEMAS DIGITAIS II
RELATÓRIO DE AULA PRÁTICA
SEGUNDO RELATÓRIO
ENG. ELÉTRICA 7°A
PROF. ANTONIO ALBIERO
NOME:
RA
ELOISE MILENE CALLEGARI
7020509885
FELYPE REIS DE SOUSA
4200057341
FRANK FÉ FREITAS
3783772357
JEFERSON NG
4252062450
JOSÉ AUGUSTO SARAIVA
3226039779
PAULO GRAF
4252062469
OBJETIVO
O objetivo da realização deste relatório e demonstrar o que nos foi passado em aula sobre a confecção de projetos em VHDL. Vamos trabalhar com algumas ferramentas d o sistema EDA (Electronics Design Automation) Quartus II da empresa Altera. Foi visto anteriormente que e necessário concluir as seguintes etapas para ser ter um projeto em VHDL: projeto, síntese, simulação funcional, adequação, análise de tempo, simulação com análise de tempo e programação. Neste relatório abordaremos a continuação do anterior que não foi visto os seguintes passos: simulação funcional, adequação, análise de tempo e simulação com análise de tempo. Com isso veremos a simulação do projeto em funcionamento, nos proporcionando um conhecimento em manipular o software e conseguir retirar os projetos das folhas do caderno e colocar em execução Quatus II e simular para ver o real funcionamento e ainda conseguir identificar possíveis falhas.
GUIA PARA SE CONSEGUIR SIMULAR O PROJETO
Primeiramente abra o Programa Quartus II V9.01 da Altera, em seguida na barra superior ao lado esquerdo clique na aba FILE, em seguida em NEW QUARTUS II PROJECT, você vai começar a configurar o seu projeto, agora defina o nome do seu projeto como INTROTUTORIAL. Todo projeto deve conter um nome, esse nome é o mesmo da entidade de nível superior que será incluída no projeto VHDL. Escolha um nome que referencie o seu projeto para melhor identificá-lo, sem caracteres especiais, esse nome deve ser usado tanto no projeto como para a entidade de nível superior, após preencher clique em NEXT. Esta segunda pagina servira para especificar quais os arquivos externos VHDL, como não temos então clique em