ARQUITETURA RISC ARQUITETURA CISC
Instruções executadas em apenas 1 ciclo Instruções demandando vários ciclos p/ sua execução
Poucas instruções de referência á memória Várias instruções de acesso a memória
Uso interno de pipeline Pouco uso da técnica pipeline
UC implementada por HADWERE UC implementada por micro programação
Instruções de formato fixo (tamanho) Instruções com vários tamanhos e formatos
Instruções com poucos modos de endereçamento Uso de múltiplos modos de endereçamento
Vários registradores de uso geral Pouco registradores de uso geral (e vário de uso especifica)
A complexidade esta no SW A complexidade esta no HW
Bloco de controle ocupa cerca de 20% da área do chip Bloco de controle ocupa + 50% da área do chip
1. Explique e compare os barramentos PCI e PCI_EXPRESS?R:PCI foi desenvolvido pela intel como barramento de alta velocidade
R:Trata de uma evolução do barramento PCI, ele trabalha com
2. Quais são as principais características das portas paralelas em relação à conectorização?
R: elas usam conectores de db 25 pinos.
3. Com relação aos BLUTOOTH, explique o que é a SCATTERNET.
R:é o conjuntos de várias biconet
4. Cite o nome do monitor que utiliza O BACKLIGHT (luz de fundo) e descreva seu princípio de funcionamento?
R: LCD, tem sucos preenchidos por cristal liquido, quando não tem energia
5. Em que consistem as arquiteturas CISC e RICS? Elabore um pequeno comparativo entre as técnicas apontando as características principais de cada uma delas.
R: CISC: Instruções executadas em apenas um ciclo; Vários registradores de uso geral; UC implementada pelo hardware. RISC: Instruções demandando vários ciclos para execução; Poucos registradores de uso geral (e vários de uso especifico) UC implementada por programação;
6. O cabo USB é composto por 4 fios e uma malha para eliminação de ruídos simples. Desses, 2 são fios que transportam energia para a alimentar dispositivos. Todos os sinais de dados trafegam