Relatório de experimento flip-flop’s
Flip-Flop’s
Disciplina: Circuitos Digitais II
Professor:
Laboratório: Eletrônica
Nome:
Turma:
Experimento: FLIP-FLOP’S
Sumário Objetivos 3 Introdução 3 Procedimento Experimental 3 Conclusão 4 Materiais 4 Bibliografia 4
Objetivos 1- Montar o circuito de um FLIP FLOP SR utilizando portas NAND e INVERSORA. Verificar sua tabela verdade e comprovar os dados teóricos com a prática. 2- Montar um circuito utilizando o CI7473 com clock, verificando os FLIP FLOPs “JK”, “T” e “D”, de acordo som suas tabelas verdade.
Introdução
1- De acordo com o material teórico estudado, ao montarmos o circuito como descrito abaixo devemos obter um sistema LATCH SR, onde ao acionarmos A entrada “S” setamos a saída “Q”, que permanece em estado “1” mesmo quando a entrada “S” é desligada, e ao acionarmos a entrada “R” a saída “Q” é desligada, permanecendo assim até que a entrada “S” seja acionada novamente, desde que a entrada “R” não esteja mais em nível “1”. 2- Para a segunda acionando as chaves “D”, “E” e “S”, podemos testar os três tipos de FLIP FLOP com um único circuito montado, verificamos que de acordo com a tabela verdade de cada um as saídas “Q” e ”Q/” podem permanecer uma ligada e a outra desligada ou se alternando de acordo com o clock.
Procedimento Experimental
Circuito 1
Montamos o circuito utilizando o CI 7408 (and) e 7404 (inversora), de acordo com esquema abaixo com duas entradas S e R e duas Saídas Q e /Q.
Depois do circuito montado testamos a tabela verdade. S | R | QA | QF | /QF | | 0 | 0 | 0 | 0 | 1 | QA | 0 | 0 | 1 | 1 | 0 | | 0 | 1 | 0 | 0 | 1 | 0 | 0 | 1 | 1 | 0 | 1 | | 1 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | | 1 | 1 | 0 | X | X | X | 1 | 1 | 1 | X | X | | QA | ESTADO ATUAL DAS SAÍDAS | QF | ESTADO FINAL DAS SAÍDAS |
Circuito 2
Depois de montado o circuito abaixo utilizando o clock do potoboard, ensaiamos:
Primeiramente o circuito “JK” com as chaves “D” e