mux demux
A representação do bloco lógico desse sistema de multiplexação 4:1 pode ser realizada através da figura abaixo:
O bloco lógico acima realiza a multiplexação das entradas de dados a partir das entradas de seleção
, ou seja, para cada combinação das
entradas de seleção aparecerá na saída
(
uma das entradas de dados
). A seguir é exibida a tabela-verdade para o multiplexador 4:1
S1
S0
Z
0
0
I0
0
1
I1
1
0
I2
1
1
I3
O multiplexador fornecido pelo CI 74151 possui os seguintes diagrama lógico e tabela-verdade: Podendo ser utilizado para implementar o multiplexador 4:1 da seguinte forma:
O diagrama elétrico para o experimento é dado a seguir:
Sistema de MUX-DEMUX
A representação do bloco lógico desse sistema DEMUX 1:4 pode ser realizada através da figura abaixo:
O bloco lógico acima realiza a demultiplexação da entrada de dados das entradas de seleção
a partir
, ou seja, para cada combinação das entradas de
seleção apenas uma saída (
) exibirá o valor presente na entrada.
A seguir é exibida a tabela-verdade para o demultiplexador 1:4.
S1
S0
D0
D1
D2
D3
0
0
E
0
0
0
0
1
0
E
0
0
1
0
0
0
E
0
1
1
0
0
O
E
Podemos implementar esse DEMUX 1:4 a partir das seguintes expressões:
̅ ̅
̅
̅
Por meio das quais podemos implementar utilizando inversores e portas AND de
3 entradas da seguinte forma:
Para o sistema MUX-DEMUX temos o seguinte diagrama lógico:
As entradas de controle de seleção para operação de multiplexação realizam a
"seleção de dados" selecionando uma das quatro fontes de dados de demultiplexação selecionando a saída de destino
e para a operação
, de modo que em qualquer
instante de tempo apenas uma das saídas deve corresponder a entrada de dados, enquanto que as outras ficam desativadas.
O diagrama elétrico do MUX-DEMUX é dado