lista segunda prova
1) Determinado flip flop com clock possue um tempo de setup de 7ns e um tempo de hold de 22ns, determine o tempo em que as entradas de controle devem permanecer estáveis antes da transição ativa do clock (borda descendentes) e após o sinal do clock. Desenhe as os sinais J, K e clock.
2) Um flip flop do tipo JK com entradas assíncronas é ligado a um circuito com um clock de 40ns, mostre o circuito armazenando a seguinte sequência numérica 100100. No instante 130ns a entrada assíncrona é acionada e mantida em nível baixo durante 70ns. Demonstre graficamente as entradas e saídas do circuitos com um flip-flop 7474.
3) Mostre como um flip flop JK 7474 pode vir a operar com um flip flop T e demonstre o seu funcionamento com um sinal de clock de frequência de 1MHz. Demonstre como o mesmo flip flops podem formar uma de frequência de 250kHz a partir do mesmo sinal de clock.
4) Um registrador de deslocamento de 4 bits, possui o valor 0101. Demonstre a transmissão dos dados deste registrador para um outro registrador de deslocamento de 4 bits. Desenhe cada ciclo de clock, sendo que o período do clock é 30ns.
5) Quantos flip-flops são necessários para realizar a contagem de 0 -256.
6) Quais as diferenças que evidenciam as vantagens dos contadores síncronos para os assíncronos.
7) Converta os seguintes valores para complemento de dois: +23, -59, -80,+23, -80, -65
8) Converta os seguintes valores para decimal: 1000001, 01001001, 10101010, 00100001
9) Efetue as seguintes operações em binário: 56+23, 34-23, 40 X 59, 30 X - 20, -20 X -50, -8 X 6, -34 – (-34), 34 - 27
10) Efetue as seguinte operações em um circuito 7483, e caso necessário modifique o circuito para efetuar as operações: 8 + 5, 11 – 5.
11) Projete um contador síncrono de 0 a 5.