Verilog e VHDL
A necessidade de descrever sistemas de uma forma que não permita imprecisão e que seja independente da tecnologia foi um dos motores para a criação das HDLs. As HDLs (Linguagens de Descrição de Hardwares) são usadas extensivamente na indústria para projetos de sistema digitais variando de microprocessadores para componentes dentro de aparelhos de consumo. São utilizadas para projetar hardware. Tal como o nome implica, uma HDL também pode ser usada para descrever a funcionalidade do hardware, bem como a sua aplicação. Neste trabalho procuramos centralizar nas duas linguagens mais comuns nas indústrias: VHDL e Verilog, expondo seus ambientes de programação, história, objetivos, características e aplicações. Apresentando conceitos básicos e significativos para uma visão geral do assunto.
História
Verilog foi uma das primeiras linguagens para descrição de hardware (HDL) a ser inventada. Criada por Prabhu Goel e Phil Moorby, durante o inverno de 1983/1984, para a Automated Integrated Design Systems (mais tarde Gateway Design Automation, em 1985). A empresa Gateway Design Automation foi comprada pela Cadence Design Systems em 1990, que passou a ser a detentora dos direitos sobre as linguagens Verilog e Verilog-XL, que se tornaria um padrão na década seguinte. Originalmente, a linguagem tinha por objetivo descrever e permitir simulações; mais tarde, também lhe foi acrescentada a composição de circuitos.
A linguagem VHDL foi originalmente desenvolvida sob o comando do Departamento de Defesa dos Estados Unidos em meados da década de 1980, para documentar o comportamento de ASICs que compunham os equipamentos vendidos às Forças Armadas americanas. Isto quer dizer que a linguagem VHDL foi desenvolvida para substituir os complexos manuais que descreviam o funcionamento dos ASICs.
O desenvolvimento da VHDL serviu inicialmente aos propósitos de documentação do projeto VHSIC. Entretanto, nesta época buscava-se uma linguagem que