Relatório ED2
Curso de Engenharia Elétrica com Ênfase em Eletrônica
RELATÓRIO DE ELETRÔNICA DIGITAL II
Projeto: 01
Campo Grande – MS Abril/2013
UNIVERSIDADE PARA O DESENVOLVIMENTO DO ESTADO E DA REGIÃO DO PANTANAL – UNIDERP - ANHANGUERA
Curso de Engenharia Elétrica com Ênfase em Eletrônica
Implementar uma porta lógica, baseando-se em uma das Famílias Lógicas (DTL, RTL ou TTL)
Campo Grande–MS
Abril/2013
*SUMÁRIO
1. RESUMO .......................................................................... 4
2. INTRODUÇÃO ................................................................ 5
3. OBJETIVO ....................................................................... 12
4. METODOLOGIA ............................................................ 13
5. CONCLUSÃO .................................................................. 21
6. BIBLIOGRAFIA ............................................................. 22
1. RESUMO
Todos os circuitos TTL têm uma estrutura similar. As portas NAND e AND utilizam transistores de múltiplos emissores ou múltiplas junções de diodos nas entradas; as portas NOR e OR usam transistores de entrada separados. Em qualquer caso, a entrada será o catodo (região N) de uma junção P-N, de modo que uma tensão de entrada em nível ALTO manterá a junção reversamente polarizada e apenas uma pequena corrente de fuga (IIH) fluirá. Por outro lado, uma tensão de entrada em nível BAIXO faz a junção conduzir e uma corrente relativamente grande (IIL) fluirá de volta para a fonte do sinal. A maioria, mas não todos, dos circuitos TTL tem algum tipo de saída totem-pole.
2. INTRODUÇÃO
Portas Lógicas:
A