Relat Rio Do Rel Gio
O projeto do relógio digital é constituído de três etapas: um oscilador, um contador e um decodificador. O oscilador gera o clock necessário para o funcionamento do contador. Para gerar o clock de 1Hz (figura 2) utilizamos um CI 555 polarizado como na figura 1.
Figura 1: Oscilador com o CI 555
Figura 2: Clock do circuito O estágio de decodificação é constituído de 6 CIs 7447 que convertem os 4 bits da saída do contador (A, B, C, D) para o padrão dos displays de sete segmentos (saídas a, b, c, d, e, f, g) conforme a tabela verdade abaixo. Como se utilizou o CI 7447 os displays precisaram ser ânodo comum.
Entradas
Saídas
D
C
B
A a b c d e f g Display
0
0
0
0
0
0
0
0
0
0
1
0
0
0
1
1
0
0
1
1
1
1
0
0
1
0
0
0
1
0
0
1
0
0
0
1
1
0
0
0
0
1
1
0
0
1
0
0
1
0
0
1
1
0
0
0
1
0
1
0
1
0
0
1
0
0
0
1
1
0
1
1
0
0
0
0
0
0
1
1
1
0
0
0
1
1
1
1
1
0
0
0
0
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
0
1
0
1
0
1
1
1
0
0
1
0
1
0
1
1
1
1
0
0
1
1
0
1
1
0
0
1
0
1
1
1
0
0
1
1
0
1
0
1
1
0
1
0
0
1
1
1
0
1
1
1
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
Montagem A figura abaixo mostra como o relógio foi montado: o circuito oscilador, por ser menor, foi alocado em uma protoboard auxiliar (verde). No alto da figura temos os contadores e 2 pushbuttons para o ajuste das horas e dos minutos. No meio estão dispostos os decodificadores e abaixo estão os displays.
Figura : montagem do relógio.