jack johnson
UNIVERSIDADE FEDERAL DE SANTA CATARINA – CAMPUS
FLORIANÓPOLIS
SISTEMAS DIGITAIS - EEL7020
Projeto, “Frequencímetro Digital com Ponto Flutuante” em
VHDL/FPGA
Henrique Hideki Saito (12203704)
Graduando de Engenharia de Controle e Automação
Florianópolis, Julho de 2013
2
SUMÁRIO
1. Introdução............................................................................................................... 3
2. Especificação.......................................................................................................... 4
2.1. Figura 1 (Diagrama de Blocos)............................................................... 5
3. Componentes.......................................................................................................... 6
3.1 Registrador (4 bits)................................................................................... 6
3.2 Contador BCD (4 bits).............................................................................. 7
3.3 Multiplexador 5X1..................................................................................... 8
3.4 Decodificador (4 bits - 7 segmentos)...................................................... 9
3.5 Comparador............................................................................................... 9
3.6 FSM (Máquina de Estados)..................................................................... 10
3.6.1 Figura 2 (FSM)........................................................................... 11
3.6.2 Figura 3 (Diagrama de Estados).............................................. 11
4. Ferramentas utilizadas.......................................................................................... 12
5. Fluxo do Projeto..................................................................................................... 13
6. Simulações............................................................................................................. 14
6.1 Figura