1233
a) Descreva a utilidade e forma de funcionamento de um sistema de memória
CACHE.
b) Ao acrescentar um sistema de memória CACHE em uma arquitetura, é necessário aumentar o barramento de endereço? Por que?
c) Classifique sistema de memória Cache de acordo com os critérios clássicos de classificação de memória;
d) Qual deve ser a organização da memória do sistema de memória Cache, quando comparado com a organização da memória principal de uma máquina?
e) A capacidade de armazenamento de informações de uma máquina aumenta quando é anexado, nessa máquina, um sistema de memória Cache? Por Que?
f) Qual é o principal benefício auferido por uma arquitetura quando é inserido um subsistema cachê em seu sistema de memória?
g) Relacione e descreva as formas ou políticas de preenchimento de um sistema de memória “Cache” de acordo com o principio da localidade.
A Figura 7.8 mostra a associação em série de dois componentes de memória de 256M palavras de 8 bits da Figura 7.6, para construir um subsistemas de memória de 512M palavras de 8 bits. Ou seja, a associação em série dobrou a quantidade de palavras em 256 Mega e manteve o comprimento das palavras com 8 bits, obtendo um subsistema de memória de
512M x 8. A quantidade de bits de endereços deve aumentar em um bit, de 28 para 29 bits. de memória de quaisquer dimensões ou capacidade. Esse fato permite a construção de subsistemas de memória que satisfaçam as necessidades de qualquer aplicação ou necessidades de uma arquitetura computacional. Na figura 7.9 deve também ser verificado que a quantidade de bits de endereçamento aumentou de 28 para 29. Esse bit acrescido ao barramento de endereço é necessário para endereçar todas as palavras de memória existente no novo subsistema obtido através da associação série dos componentes. Como a figura mostra a associação de apenas dois componentes o bit acrescido ao